DAFTAR ISI
1.Kondisi [kembali]
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunkan RS flip flop dan output seven segment
2. Gambar Rangkaian Simulasi [kembali]
3. Video Tutorial [kembali]
4. Prinsip Kerja Rangkaian [kembali]
Counter Asyncronous disebut juga Ripple Through Counter atau Counter Serial (Serial Counter), karena output masing-masing flip-flop yang digunakan akan bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flipflop sebelumnya.
Awalnya rangkaian dengan input clock dengan logika berulang 0 dengan 1, kemudian pada kaki J diberi input logika 1 dan untuk menyalakan rangkaian diberikan inputan logicstate 1. Output Q pertama di inputkan pada JK flip flop selanjutnya sehingga output Q nya lebih lama dibandingkan flip flop sebelumnya, begitu pun seterusnya.
Untuk seven segmen, kita menghubungkan dengan BCD, dengan perhitungannya menggunakan bilangan biner sehingga ditampilkan angka desimal pada seven segmen.
Awalnya rangkaian dengan input clock dengan logika berulang 0 dengan 1, kemudian pada kaki J diberi input logika 1 dan untuk menyalakan rangkaian diberikan inputan logicstate 1. Output Q pertama di inputkan pada JK flip flop selanjutnya sehingga output Q nya lebih lama dibandingkan flip flop sebelumnya, begitu pun seterusnya.
Untuk seven segmen, kita menghubungkan dengan BCD, dengan perhitungannya menggunakan bilangan biner sehingga ditampilkan angka desimal pada seven segmen.
5. Link Download [kembali]
Video download disini
Rangkaian download disini
Html download disini
Tidak ada komentar:
Posting Komentar